ڪو سوال آهي؟ اسان کي ڪال ڪريو:+86 13538408353

PCIe 5.0 وضاحتن جو تعارف

  • PCIe 5.0 وضاحتن جو تعارف

PCIe 4.0 جي وضاحت 2017 ۾ مڪمل ڪئي وئي، پر AMD جي 7nm Rydragon 3000 سيريز تائين ان کي صارفين جي پليٽ فارمن پاران سپورٽ نه ڪئي وئي، ۽ اڳ ۾ صرف سپر ڪمپيوٽنگ، انٽرپرائز ڪلاس هاءِ اسپيڊ اسٽوريج، ۽ نيٽ ورڪ ڊوائيسز جهڙيون شيون PCIe 4.0 ٽيڪنالاجي استعمال ڪنديون هيون. جيتوڻيڪ PCIe 4.0 ٽيڪنالاجي اڃا تائين وڏي پيماني تي لاڳو نه ڪئي وئي آهي، PCI-SIG تنظيم ڊگهي عرصي کان تيز PCIe 5.0 ترقي ڪري رهي آهي، سگنل جي شرح موجوده 16GT/s کان 32GT/s تائين ٻيڻي ٿي وئي آهي، بينڊوڊٿ 128GB/s تائين پهچي سگهي ٿي، ۽ ورجن 0.9/1.0 جي وضاحت مڪمل ٿي چڪي آهي. PCIe 6.0 معياري متن جو v0.7 نسخو ميمبرن ڏانهن موڪليو ويو آهي، ۽ معيار جي ترقي ٽريڪ تي آهي. PCIe 6.0 جي پن ريٽ کي 64 GT/s تائين وڌايو ويو آهي، جيڪو PCIe 3.0 جي ڀيٽ ۾ 8 ڀيرا آهي، ۽ x16 چينلن ۾ بينڊوڊٿ 256GB/s کان وڌيڪ ٿي سگهي ٿي. ٻين لفظن ۾، PCIe 3.0 x8 جي موجوده رفتار کي حاصل ڪرڻ لاءِ صرف هڪ PCIe 6.0 چينل جي ضرورت آهي. جيتري قدر v0.7 جو تعلق آهي، PCIe 6.0 اصل ۾ اعلان ڪيل گهڻيون خاصيتون حاصل ڪري چڪو آهي، پر بجلي جو استعمال اڃا به وڌيڪ بهتر آهي.d، ۽ معيار نئون L0p پاور ڪنفيگريشن گيئر متعارف ڪرايو آهي. يقيناً، 2021 ۾ اعلان کان پوءِ، PCIe 6.0 جلد کان جلد 2023 يا 2024 ۾ تجارتي طور تي دستياب ٿي سگهي ٿو. مثال طور، PCIe 5.0 کي 2019 ۾ منظور ڪيو ويو، ۽ اهو صرف هاڻي آهي ته درخواست جا ڪيس آهن.

ڊي سي 58 ايل وي () بي [67 ايل جي} سي ڪيو $ ڪيو جي)) ايف

 

 

پوئين معياري وضاحتن جي مقابلي ۾، PCIe 4.0 وضاحتون نسبتاً دير سان آيون. PCIe 3.0 وضاحتون 2010 ۾ متعارف ڪرايون ويون، PCIe 4.0 جي تعارف کان 7 سال پوءِ، تنهن ڪري PCIe 4.0 وضاحتن جي زندگي مختصر ٿي سگهي ٿي. خاص طور تي، ڪجهه وينڊرز PCIe 5.0 PHY فزيڪل ليئر ڊوائيسز کي ڊزائين ڪرڻ شروع ڪري ڇڏيو آهي.

PCI-SIG تنظيم توقع ڪري ٿي ته ٻئي معيار ڪجهه وقت لاءِ گڏ رهندا، ۽ PCIe 5.0 بنيادي طور تي اعليٰ ڪارڪردگي وارن ڊوائيسز لاءِ استعمال ڪيو ويندو آهي جن ۾ اعليٰ ٿرو پُٽ گهرجن هونديون آهن، جهڙوڪ AI لاءِ Gpus، نيٽ ورڪ ڊوائيسز، وغيره، جنهن جو مطلب آهي ته PCIe 5.0 ڊيٽا سينٽر، نيٽ ورڪ، ۽ HPC ماحول ۾ ظاهر ٿيڻ جو وڌيڪ امڪان آهي. گهٽ بينڊوڊٿ گهرجن وارن ڊوائيسز، جهڙوڪ ڊيسڪ ٽاپ، PCIe 4.0 استعمال ڪري سگهن ٿا.

 SY3NGO6)N1YSXLR3_KW~$3C 

 

 

PCIe 5.0 لاءِ، سگنل جي شرح PCIe 4.0 جي 16GT/s کان 32GT/s تائين وڌائي وئي آهي، جيڪا اڃا تائين 128/130 انڪوڊنگ استعمال ڪري رهي آهي، ۽ x16 بينڊوڊٿ 64GB/s کان 128GB/s تائين وڌائي وئي آهي.

بينڊوڊٿ کي ٻيڻو ڪرڻ کان علاوه، PCIe 5.0 ٻيون تبديليون آڻيندو آهي، سگنل جي سالميت کي بهتر بڻائڻ لاءِ برقي ڊيزائن کي تبديل ڪرڻ، PCIe سان پسمانده مطابقت، ۽ وڌيڪ. ان کان علاوه، PCIe 5.0 کي نئين معيارن سان ٺاهيو ويو آهي جيڪي ڊگهي فاصلي تي دير ۽ سگنل جي گهٽتائي کي گهٽائيندا آهن.

PCI-SIG تنظيم هن سال جي پهرين چوٿين ۾ وضاحت جي 1.0 ورزن کي مڪمل ڪرڻ جي اميد رکي ٿي، پر اهي معيار ٺاهي سگهن ٿا، پر اهي ڪنٽرول نٿا ڪري سگهن ته ٽرمينل ڊيوائس ڪڏهن مارڪيٽ ۾ متعارف ڪرائي ويندي، ۽ اميد آهي ته پهرين PCIe 5.0 ڊوائيسز هن سال ڊيبيو ڪندا، ۽ وڌيڪ پراڊڪٽس 2020 ۾ ظاهر ٿيندا. بهرحال، وڌيڪ رفتار جي ضرورت معياري جسم کي PCI ايڪسپريس جي ايندڙ نسل کي بيان ڪرڻ لاءِ مجبور ڪيو. PCIe 5.0 جو مقصد گهٽ ۾ گهٽ وقت ۾ معيار جي رفتار کي وڌائڻ آهي. تنهن ڪري، PCIe 5.0 کي ڪنهن ٻئي اهم نئين خاصيتن کان سواءِ صرف PCIe 4.0 معيار تائين رفتار وڌائڻ لاءِ ٺاهيو ويو آهي.

مثال طور، PCIe 5.0 PAM 4 سگنلن کي سپورٽ نٿو ڪري ۽ صرف اهي نوان خاصيتون شامل ڪري ٿو جيڪي PCIe معيار کي گهٽ ۾ گهٽ وقت ۾ 32 GT/s کي سپورٽ ڪرڻ لاءِ گهربل آهن.

 ايم_7 جي 86} 3 ٽي (ايل} يو جي پي 2 آر @ 1 جي 588

هارڊويئر چئلينجز

پي سي آءِ ايڪسپريس 5.0 کي سپورٽ ڪرڻ لاءِ پراڊڪٽ تيار ڪرڻ ۾ وڏو چئلينج چينل جي ڊيگهه سان لاڳاپيل هوندو. سگنل جي شرح جيتري تيز هوندي، پي سي بورڊ ذريعي منتقل ٿيندڙ سگنل جي ڪيريئر فريڪوئنسي اوتري وڌيڪ هوندي. ٻن قسمن جا جسماني نقصان ان حد تائين محدود ڪن ٿا جنهن تائين انجنيئر پي سي آءِ سگنلن کي پکيڙي سگهن ٿا:

· 1. چينل جو گهٽتائي

· 2. پنن، ڪنيڪٽرن، ٿرو هولز ۽ ٻين ڍانچن ۾ رڪاوٽ جي رڪاوٽ جي ڪري چينل ۾ ٿيندڙ عڪاسي.

PCIe 5.0 وضاحت 16 GHz تي -36dB گهٽتائي سان چينل استعمال ڪري ٿي. 16 GHz فريڪوئنسي 32 GT/s ڊجيٽل سگنلن لاءِ Nyquist فريڪوئنسي جي نمائندگي ڪري ٿي. مثال طور، جڏهن PCIe5.0 سگنل شروع ٿئي ٿو، ته ان ۾ 800 mV جو هڪ عام چوٽي کان چوٽي وولٽيج ٿي سگهي ٿو. جڏهن ته، سفارش ڪيل -36dB چينل مان گذرڻ کان پوءِ، کليل اک سان ڪا به مشابهت ختم ٿي ويندي آهي. صرف ٽرانسميٽر تي ٻڌل برابري (ڊي-ايڪسينٽيوٽنگ) ۽ رسيور برابري (CTLE ۽ DFE جو ميلاپ) لاڳو ڪرڻ سان PCIe5.0 سگنل سسٽم چينل مان گذري سگهي ٿو ۽ وصول ڪندڙ طرفان صحيح طور تي تشريح ڪئي وڃي ٿي. PCIe 5.0 سگنل جي گهٽ ۾ گهٽ متوقع اکين جي اوچائي 10mV (پوسٽ-ايڪويلائيزيشن) آهي. هڪ تقريبن مڪمل گهٽ-جٽر ٽرانسميٽر سان به، چينل جو اهم گهٽتائي سگنل جي طول و عرض کي ان نقطي تائين گھٽائي ٿو جتي عڪاسي ۽ ڪراس ٽالڪ جي ڪري ڪنهن به ٻئي قسم جي سگنل نقصان کي اک کي بحال ڪرڻ لاءِ بند ڪري سگهجي ٿو.


پوسٽ جو وقت: جولاءِ-06-2023

مصنوعات جا زمرا